关于存储技术:外部高速缓存SDRAM的基本读写流程

2次阅读

共计 713 个字符,预计需要花费 2 分钟才能阅读完成。

随着目前数字技术的倒退,多通道数据的高速采集解决取得了宽泛的利用,面对大的数据吞吐量,往往须要共享一块大的缓存空间(外挂的大容量存储 SDRAM 或是 DDR)。而大多时候多通道之间的实时数据流量并不一定均衡。这样必须有一套正当多通道复用仲裁办法,达到整个数据存储效率最大化,用最小的存储空间达成最大的均匀吞吐。

内部高速缓存的根本读写流程形容
内部缓存 SDRAM (DDR)因为读写共用一个物理接口,所以读写须要分时产生,读时不能写,写时不能读。而且对于易失性存储设备(掉电数据失落),必须对外部数据定时刷新操作,同时在读写开始和实现时进行关上和敞开行操作,这样就使每一次的读写占用很多管制开销,使得底层操作效率不高,但这是易失性存储的特点,也就是刚性开销,所以对于整个零碎的存储效率晋升,内部数据流控和仲裁策略的设计就尤为要害。

基于 FPGA 的多通道仲裁设计总体构造
基于 FPGA 的多通道仲裁设计总体构造如图 1 所示。

图 1 逻辑解决多通道数据流程构造

应用场景形容
典型利用场景,主机通过软件和逻辑解决局部进行数据交互,交互包含发送数据处理和接管数据处理两局部(发送和接管都是想对于 HOST 主机来讲的)。

(1)发送解决局部: 逻辑接管 HOST 主机的数据,而后依据仲裁逻辑的优先级策略分通道写入 SDRAM (DDR)中进行缓存 (写操作),在发送的上游数据接口,仲裁逻辑再从 SDRMA(DDR) 中读取数据发送到相应的通道进口中去

(2)接管解决局部︰逻辑从内部接口收到多通道数据, 而后依据仲裁模块收回的仲裁优先级程序将数据分通道写入 SDRAM (DDR)中存储,在逻辑和主机 HOST 接口端,仲裁模块从 SDRAM (DDR)中读出各通道数据送给 HOST 主机解决。

正文完
 0