共计 1343 个字符,预计需要花费 4 分钟才能阅读完成。
近期,RISC-V SIG 在 LicheePi 4A 开发板上胜利实现了欧拉操作系统的适配。目前,最新版本的 openEuler RISC-V 23.03 V1 镜像已在 LicheePi 4A 开发板上可用,这一成绩再次展示了 openEuler 在推动 RISC-V 生态倒退过程中所获得的新冲破。
下载地址:https://mirror.iscas.ac.cn/openeuler-sig-riscv/openEuler-RISC…
适配 LicheePi 4A 开发板的 openEuler 已向社区凋谢
openEuler RISC-V 面向 LicheePi 4A 开发板的晚期测试版镜像曾经推出,以后可下载试用,测试镜像基于最新的 23.03 翻新版本,采纳厂商已开源的固件与内核分支。经 RISC-V SIG 测试,根底零碎、有线网络、WiFi 及其他几个局部外设目前曾经可用,能够反对根底零碎与 XFCE 桌面基本功能,运行整体较为晦涩。
当然,目前镜像也存在局部已知问题。首先,GPU 反对尚待欠缺,目前仅反对 LLVMpipe 模式。得益于 TH1520 的性能劣势,在此平台上的 glxgears 测试可达到 200+ fps,HDMI 输入与零碎图形化界面根本较为晦涩。其次,临时只反对从 eMMC 启动,并须要通过 fastboot 进行烧写。首发的 8+8 配置可能满足根本需要,但仍存在存储方面的限度。后续 openEuler RISC-V 将欠缺相干根底反对,并且将对 microSD 卡启动和局部外设提供进一步反对,更多功能反对的正式镜像 22.03 LTS,23.03 均会有公布与更新。
LicheePi 4A:多核异构的高性能 RISC-V SoC
据悉,LicheePi 4A 是首款性能对标树莓派 4 的 RISC-V 开发板,基于阿里巴巴平头哥 TH1520 芯片,搭载 4 核 2.0GHz C910 内核、4TOPS NPU 和 50GFLOPS GPU,为开发者提供弱小的性能,满足各种利用场景需要。
该开发板反对丰盛的外设,包含千兆以太网端口(反对 PoE)、USB 3.0 A 型端口、HDMI 2.0、3.5 毫米音频接口、microSD 读卡器以及 5V 直流电源输出等。此外,开发板还集成了 WiFi 和蓝牙适配器,以及用于显示器和相机的 MIPI-DSI 和 MIPI-CSI 连接器。这些丰盛的硬件个性使得 LicheePi 4A 成为一个功能强大且灵便的开发平台,满足开发者在各个领域的需要。
图片起源:矽速科技
推动 RISC-V 高性能利用的广泛应用场景落地
RISC-V SIG 将利用 RISC-V 向量扩大指令(RVV 0.7)的算力,应用反对 RVV 0.7 的工具链构建整个操作系统,进行全零碎编译,挖掘更多性能后劲。为实现这一指标,咱们将与中科院软件所 RuyiSDK 团队单干,充沛开掘 RISC-V 畛域的后劲,同时为更多 RISC-V 开发者提供“RuyiSDK”反对。
目前,LicheePi 4A 的各项适配工作正在全力推动,咱们还将继续研发更多新性能,并移植最新的 openEuler RISC-V 版本镜像。然而,基于 LicheePi 4A 的 openEuler RISC-V 操作系统在 GPU 适配及用户体验方面尚有优化空间,咱们诚邀感兴趣的敌人和测试志愿者退出并下载开发版镜像,独特摸索并解决可能存在的问题,推动 RISC-V 开发生态的凋敝倒退!