MR10Q010是现实的存储器解决方案,实用于必须应用大量引脚、低功耗和24引脚BGA或16引脚SOIC封装疾速存储和检索数据和程序的利用。Quad SPI模式下的四个I/O容许十分疾速的读取和写入,使其成为下一代RAID控制器、服务器系统日志、存储设备缓冲区以及嵌入式零碎数据和程序存储器中传统并行数据总线接口的有吸引力的代替计划。Everspin代理英尚微反对提供产品技术支持。

应用Everspin的专利MRAM技术,读取和写入都能够在内存中随机产生,写入之间没有提早。反对规范串行外设接口(SPI)、四路SPI和四路外设接口(QPI)模式,时钟频率高达104MHz。所有三种模式下的读取命令都反对XIP操作。MR10Q010 Quad SPI MRAM组织为131,072个8位字。

特色
•高带宽–以52MB/秒的速度读取和写入
•QuadI/O应用双用处引脚来放弃低引脚数
•在规范、单SPI模式和高速四SPI模式下运行
•具备四路地址输出和四路I/O的疾速四路读写
•用于下一代RAID控制器、服务器系统日志、存储设备缓冲区以及嵌入式零碎数据和程序存储器
•数据是非易失性的,保留工夫超过20年
•断电时主动数据保护
•有限写入耐久性
•低电流睡眠模式
•双3.3vVDD/1.8vVDDQ电源
•篡改检测性能将检测来自内部磁场的可能的数据批改。
•反对四外设接口(QPI)模式以加强原位执行(XIP)操作的零碎性能。
•MSL级别3。

与x8或x16并行接口架构相比,串行外设接口SPI在零碎设计中越来越受欢迎,因为它缩小了串行接口的引脚数并减少了提供的数据带宽。SPI接口曾经从单条数据线演变为四条数据线,或四路架构。该接口提供超过50Mbytes/sec的数据带宽。

SPI目前已在基于微控制器/微处理器的零碎中失去广泛应用。Everspin系列单I/OSPI MRAM在智能电表利用和各种其余嵌入式零碎中很受欢迎。然而,单个数据I/O的40MHz限度对于更高性能的应用程序来说可能太慢了,例如下一代RAID控制器、服务器系统日志和存储设备缓冲区。

Everspin1Mb QuadI/OSPI MRAM的读写速度均为52MB/秒,将满足这些利用的需要。作为具备超过20年数据保留工夫的非易失性存储器,该SPI存储器系列同样实用于嵌入式零碎数据和程序存储器。

Quad Peripheral Interface(QPI)模式为加载命令提供了更低的开销,这将进步在原位执行(XIP)环境中运行时的零碎吞吐量。这一新增性能将使该设施在将程序代码存储在内部存储器中的嵌入式应用中具备吸引力。QPI无效地进步了无效时钟速率,当与Quad SPI指令联合应用时,Quad SPI存储器性能将超过异步并行存储器。